Starten Sie Ihre Suche...


Durch die Nutzung unserer Webseite erklären Sie sich damit einverstanden, dass wir Cookies verwenden. Weitere Informationen

Flexible Polar Decoder Hardwarearchitekturen für den Einsatz in 5G; Entwicklung von neuen listenbasierten Decodieralgorithmen für Polar Codes und eines Hardwaregenerators für Polar Decoder

Laufzeit: 01.01.2018 - 31.01.2020

Partner: Creonic GmbH, Kaiserslautern

Förderkennzeichen: ZF4013407PR7

Förderung durch: Bundesministerium für Wirtschaft und Energie

Projektmittel (€): 169232

Kurzfassung


Das Projekt zielt auf die Implementierung einer flexiblen Hardwarearchitektur für Polar Decoder für die 5. Mobilfunkgeneration (5G) ab. Polar Codes werden zur Vorwärtsfehlerkorrektur eingesetzt, um Fehler, die bei der Übertragung der Information entstehen, beim Empfänger korrigieren zu können. Die Codes unterscheiden sich unter anderem in unterschiedlichen Coderaten und Blockgrößen. Aktuelle Decoderarchitekturen unterstützen immer nur eine Coderate und eine Blockgröße.

Das Ziel des Projektes...
Das Projekt zielt auf die Implementierung einer flexiblen Hardwarearchitektur für Polar Decoder für die 5. Mobilfunkgeneration (5G) ab. Polar Codes werden zur Vorwärtsfehlerkorrektur eingesetzt, um Fehler, die bei der Übertragung der Information entstehen, beim Empfänger korrigieren zu können. Die Codes unterscheiden sich unter anderem in unterschiedlichen Coderaten und Blockgrößen. Aktuelle Decoderarchitekturen unterstützen immer nur eine Coderate und eine Blockgröße.

Das Ziel des Projektes ist daher die Entwicklung einer flexiblen Decoderarchitektur, die die Anforderungen von 5G bzgl. Flexibilität und Performance erfüllt. Es müssen somit Codes mit unterschiedlichen Coderaten und Blockgrößen mit einer sehr guten Fehlerkorrekturperformance dekodieren werden. Von besonderem Interesse sind dabei listenbasierte Decoder. Am Ende des Projekts soll der entwickelte Bauplan für Microchips (IP-Cores) als 5G Polar Decoder in das Produktportfolio der Firma Creonic GmbH aufgenommen werden. Außerdem soll ein Softwareframework zur flexiblen Generierung von Decoderhardware entwickelt werden.
» weiterlesen» einklappen

Veröffentlichungen



Projektteam


Beteiligte Einrichtungen